ChipFind - Datasheet

Part Number NLAS4052

Download:  PDF   ZIP
©
Semiconductor Components Industries, LLC, 2002
June, 2002 ­ Rev. 1
1
Publication Order Number:
NLAS4052/D
NLAS4052
Analog Multiplexer/
Demultiplexer
Double­Pole, 4­Position
Plus Common Off
The NLAS4052 is an improved version of the MC14052 and
MC74HC4052 fabricated in sub­micron Silicon Gate CMOS
technology for lower R
DS(on)
resistance and improved linearity with
low current. This device may be operated either with a single supply or
dual supply up to
±
3 V to pass a 6 V
PP
signal without coupling
capacitors.
When operating in single supply mode, it is only necessary to tie
V
EE
, pin 7 to ground. For dual supply operation, V
EE
is tied to a
negative voltage, not to exceed maximum ratings.
·
Improved R
DS(on)
Specifications
·
Pin for Pin Replacement for MAX4052 and MAX4052A
­ One Half the Resistance Operating at 5.0 Volts
·
Single or Dual Supply Operation
­ Single 2.5­5 Volt Operation, or Dual
±
3 Volt Operation
­ With V
CC
of 3.0 to 3.3 V, Device Can Interface with 1.8 V Logic,
­
No Translators Needed
­ Address and Inhibit pins are Logic is Over­Voltage Tolerant and
­
­
May Be Driven Up +6 V Regardless of V
CC
·
Address and Inhibit pins are Standard TTL Compatible
­ Greatly Improved Noise Margin Over MAX4052 and MAX4052A
·
Improved Linearity Over Standard HC4052 Devices
·
Popular SOIC, and Space Saving TSSOP, and QSOP 16 Pin
Packages
SO­16
D SUFFIX
CASE 751B
TSSOP­16
DT SUFFIX
CASE 948F
1
8
9
16
NLAS4052
AWLYWW
MARKING DIAGRAMS
NLAS
4052
ALYW
A
= Assembly Location
WL, L
= Wafer Lot
Y
= Year
WW, W
= Work Week
ORDERING INFORMATION
Device
Package
Shipping
NLAS4052DR2
SO­16
2500 Units/Reel
NLAS4052DTR2
TSSOP­16
2500 Units/Reel
NLAS4052QSR
QSOP­16
2500 Units/Reel
QSOP­16
QS SUFFIX
CASE 492
NLAS
4052
ALYW
1
8
16
9
1
8
16
9
http://onsemi.com
NLAS4052
http://onsemi.com
2
Figure 1. Pin Connection
(Top View)
Figure 2. Logic Diagram
15
16
14
13
12
11
10
2
1
3
4
5
6
7
V
CC
9
8
NO
1A
NO
2A
COM
A
NO
0A
NO
3A
ADD
B
ADD
A
NO
0B
NO
1B
COM
B
NO
3B
NO
2B
Inhibit V
EE
GND
COM
A
NO
2A
NO
3A
Inhibit
NO
0B
NO
0A
NO
1A
NO
1B
COM
B
NO
3B
NO
2B
ADD
A
LOGIC
ADD
B
TRUTH TABLE
Address
Inhibit
B
A
ON SWITCHES*
1
X
don't care
X
don't care
All switches open
0
0
0
COM
A
­NO
0A
,
COM
B
­NO
0B
0
0
1
COM
A
­NO
1A
,
COM
B
­NO
1B
0
1
0
COM
A
­NO
2A
,
COM
B
­NO
2B
0
1
1
COM
A
­NO
3A
,
COM
B
­NO
3B
*NO and COM pins are identical and interchangeable. Either may be
considered an input or output; signals pass equally well in either direction.
NLAS4052
http://onsemi.com
3
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
MAXIMUM RATINGS
(Note 1)
ÎÎÎÎÎ
ÎÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Value
ÎÎÎ
ÎÎÎ
Unit
ÎÎÎÎÎ
ÎÎÎÎÎ
V
EE
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Negative DC Supply Voltage
(Referenced to GND)
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
­7.0 to
)
0.5
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎÎ
Î
ÎÎÎ
Î
ÎÎÎÎÎ
V
CC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Positive DC Supply Voltage (Note 2)
(Referenced to GND)
(Referenced to V
EE
)
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
­0.5 to
)
7.0
­0.5 to
)
7.0
ÎÎÎ
Î
Î
Î
ÎÎÎ
V
ÎÎÎÎÎ
ÎÎÎÎÎ
V
IS
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Analog Input Voltage
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
V
EE
­0.5 to V
CC
)
0.5
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎÎ
ÎÎÎÎÎ
V
IN
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Digital Input Voltage
(Referenced to GND)
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
­0.5 to 7.0
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎÎ
ÎÎÎÎÎ
I
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
DC Current, Into or Out of Any Pin
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
$
50
ÎÎÎ
ÎÎÎ
mA
ÎÎÎÎÎ
ÎÎÎÎÎ
T
STG
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Storage Temperature Range
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
­65 to
)
150
ÎÎÎ
ÎÎÎ
°
C
ÎÎÎÎÎ
ÎÎÎÎÎ
T
L
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Lead Temperature, 1 mm from Case for 10 Seconds
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
260
ÎÎÎ
ÎÎÎ
°
C
ÎÎÎÎÎ
ÎÎÎÎÎ
T
J
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Junction Temperature under Bias
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
)
150
ÎÎÎ
ÎÎÎ
°
C
ÎÎÎÎÎ
Î
ÎÎÎ
Î
ÎÎÎÎÎ
q
JA
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Thermal Resistance
SOIC
TSSOP
QSOP
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
143
164
164
ÎÎÎ
Î
Î
Î
ÎÎÎ
°
C/W
ÎÎÎÎÎ
Î
ÎÎÎ
Î
ÎÎÎÎÎ
P
D
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Power Dissipation in Still Air,
SOIC
TSSOP
QSOP
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
500
450
450
ÎÎÎ
Î
Î
Î
ÎÎÎ
mW
ÎÎÎÎÎ
ÎÎÎÎÎ
MSL
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Moisture Sensitivity
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
Level 1
ÎÎÎ
ÎÎÎ
ÎÎÎÎÎ
ÎÎÎÎÎ
F
R
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Flammability Rating
Oxygen Index: 30% ­ 35%
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
UL 94 V­0 @ 0.125 in
ÎÎÎ
ÎÎÎ
ÎÎÎÎÎ
Î
ÎÎÎ
Î
ÎÎÎÎÎ
V
ESD
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ESD Withstand Voltage
Human Body Model (Note 3)
Machine Model (Note 4)
Charged Device Model (Note 5)
ÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎ
u
2000
u
200
u
1000
ÎÎÎ
Î
Î
Î
ÎÎÎ
V
ÎÎÎÎÎ
ÎÎÎÎÎ
I
LATCH­UP
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Latch­Up Performance
Above V
CC
and Below GND at 125
°
C (Note 6)
ÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎ
$
300
ÎÎÎ
ÎÎÎ
mA
1. Absolute maximum continuous ratings are those values beyond which damage to the device may occur. Extended exposure to these
conditions or conditions beyond those indicated may adversely affect device reliability. Functional operation under absolute maximum­rated
conditions is not implied.
2. The absolute value of V
CC
$
|V
EE
|
7.0.
3. Tested to EIA/JESD22­A114­A.
4. Tested to EIA/JESD22­A115­A.
5. Tested to JESD22­C101­A.
6. Tested to EIA/JESD78.
RECOMMENDED OPERATING CONDITIONS
Symbol
Parameter
Min
Max
Unit
ÎÎÎÎ
ÎÎÎÎ
V
EE
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Negative DC Supply Voltage
(Referenced to GND)
ÎÎÎÎ
ÎÎÎÎ
­5.5
ÎÎÎÎ
ÎÎÎÎ
GND
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
V
CC
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Positive DC Supply Voltage
(Referenced to GND)
(Referenced to V
EE
)
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
2.5
2.5
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
5.5
6.6
ÎÎÎ
Î
Î
Î
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
V
IS
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Analog Input Voltage
ÎÎÎÎ
ÎÎÎÎ
V
EE
ÎÎÎÎ
ÎÎÎÎ
V
CC
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
V
IN
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Digital Input Voltage
(Note 7) (Referenced to GND)
ÎÎÎÎ
ÎÎÎÎ
0
ÎÎÎÎ
ÎÎÎÎ
5.5
ÎÎÎ
ÎÎÎ
V
ÎÎÎÎ
ÎÎÎÎ
T
A
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Operating Temperature Range, All Package Types
ÎÎÎÎ
ÎÎÎÎ
­55
ÎÎÎÎ
ÎÎÎÎ
125
ÎÎÎ
ÎÎÎ
°
C
ÎÎÎÎ
ÎÎÎÎ
t
r
, t
f
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
Input Rise/Fall Time
V
CC
= 3.0 V
$
0.3 V
(Channel Select or Enable Inputs)
V
CC
= 5.0 V
$
0.5 V
ÎÎÎÎ
ÎÎÎÎ
0
0
ÎÎÎÎ
ÎÎÎÎ
100
20
ÎÎÎ
ÎÎÎ
ns/V
7. Unused digital inputs may not be left open. All digital inputs must be tied to a high­logic voltage level or a low­logic input voltage level.
NLAS4052
http://onsemi.com
4
DC CHARACTERISTICS ­ Digital Section
(Voltages Referenced to GND)
Guaranteed Max Limit
Symbol
Parameter
Condition
V
CC
­55 to 25
5
C
<85
5
C
<125
5
C
Unit
V
IH
Minimum High­Level Input Voltage,
Enable Inputs
2.5
3.0
4.5
5.5
1.75
2.1
3.15
3.85
1.75
2.1
3.15
3.85
1.75
2.1
3.15
3.85
V
V
IL
Maximum Low­Level Input Voltage,
Enable Inputs
2.5
3.0
4.5
5.5
0.45
0.9
1.35
1.65
0.45
0.9
1.35
1.65
0.45
0.9
1.35
1.65
V
I
IN
Maximum Input Leakage Current,
Address or Inhibit Inputs
V
IN
= 6.0 or GND
0 V to 6.0 V
$
0.1
$
1.0
$
1.0
m
A
I
CC
Maximum Quiescent Supply
Current (per Package)
Address, Inhibit and
V
IS
= V
CC
or GND
6.0
4.0
40
80
m
A
DC ELECTRICAL CHARACTERISTICS ­ Analog Section
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎ
ÎÎ
ÎÎ
V
CC
ÎÎÎ
ÎÎÎ
V
EE
ÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎ
Guaranteed Limit
ÎÎ
ÎÎ
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎ
ÎÎ
V
CC
V
ÎÎÎ
ÎÎÎ
V
EE
V
ÎÎÎÎÎ
ÎÎÎÎÎ
­55 to 25
°
C
ÎÎÎ
ÎÎÎ
v
85
°
C
ÎÎÎÎ
ÎÎÎÎ
v
125
°
C
ÎÎ
ÎÎ
Unit
ÎÎÎÎ
Î
ÎÎ
Î
Î
ÎÎ
Î
ÎÎÎÎ
R
ON
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Maximum "ON" Resistance
(Note 8)
ÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Î
Î
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎ
V
IN
= V
IL
or V
IH
V
IS
= V
EE
to V
CC
|I
S
| = 10 mA
(Figures 4 thru 9)
ÎÎ
ÎÎ
ÎÎ
ÎÎ
3.0
4.5
3.0
ÎÎÎ
Î
Î
Î
Î
Î
Î
ÎÎÎ
0
0
­3.0
ÎÎÎÎÎ
Î
ÎÎÎ
Î
Î
ÎÎÎ
Î
ÎÎÎÎÎ
86
37
26
ÎÎÎ
Î
Î
Î
Î
Î
Î
ÎÎÎ
108
46
33
ÎÎÎÎ
Î
ÎÎ
Î
Î
ÎÎ
Î
ÎÎÎÎ
120
55
37
ÎÎ
ÎÎ
ÎÎ
ÎÎ
W
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
D
R
ON
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Maximum Difference in "ON"
Resistance Between Any
Two Channels in the Same
Package
ÎÎÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎ
Î
ÎÎÎÎÎÎÎÎÎÎ
V
IN
= V
IL
or V
IH,
V
IS
= 2.0 V
V
IS
= 3.5 V
|I
S
| = 10 mA, V
IS
= 2.0 V
ÎÎ
ÎÎ
ÎÎ
3.0
4.5
3.0
ÎÎÎ
Î
Î
Î
ÎÎÎ
0
0
­3.0
ÎÎÎÎÎ
Î
ÎÎÎ
Î
ÎÎÎÎÎ
15
13
10
ÎÎÎ
Î
Î
Î
ÎÎÎ
20
18
15
ÎÎÎÎ
Î
ÎÎ
Î
ÎÎÎÎ
20
18
15
ÎÎ
ÎÎ
ÎÎ
W
R
flat(ON)
ON Resistance Flatness
|I
S
| = 10 mA
V
com
1, 2, 3.5 V
V
com
­2, 0, 2 V
4.5
3.0
­3.0
4
2
4
2
5
3
W
I
NC(OFF)
I
NO(OFF)
Maximum Off­Channel
Leakage Current
Switch Off
V
IN
= V
IL
or V
IH
V
IO
= V
CC
­1.0 V or V
EE
+1.0 V
(Figure 17)
6.0
3.0
0
­3.0
0.1
0.1
5.0
5.0
100
100
nA
I
COM(ON)
Maximum On­Channel
Leakage Current, Channel­
to­Channel
Switch On
V
IO
= V
CC
­1.0 V or V
EE
+1.0 V
(Figure 17)
6.0
3.0
0
­3.0
0.1
0.1
5.0
5.0
100
100
nA
8. At supply voltage (V
CC
) approaching 2.5 V the analog switch on­resistance becomes extremely non­linear. Therefore, for low voltage
operation it is recommended that these devices only be used to control digital signals.
NLAS4052
http://onsemi.com
5
AC CHARACTERISTICS
(Input t
r
= t
f
= 3 ns)
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎ
ÎÎ
ÎÎÎ
ÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎ
Guaranteed Limit
ÎÎ
ÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
ÎÎ
ÎÎ
V
CC
ÎÎÎ
ÎÎÎ
V
EE
ÎÎÎÎÎÎ
ÎÎÎÎÎÎ
­55 to 25
°
C
ÎÎÎ
ÎÎÎ
ÎÎÎÎ
ÎÎÎÎ
ÎÎ
ÎÎ
ÎÎÎÎ
ÎÎÎÎ
Symbol
ÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎ
Parameter
ÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎ
Test Conditions
ÎÎ
ÎÎ
V
CC
V
ÎÎÎ
ÎÎÎ
V
EE
V
ÎÎÎ
ÎÎÎ
Min
ÎÎÎÎ
ÎÎÎÎ
Typ*
ÎÎÎ
ÎÎÎ
v
85
°
C
ÎÎÎÎ
ÎÎÎÎ
v
125
°
C
ÎÎ
ÎÎ
Unit
t
BBM
Minimum Break­Before­Make
Time
V
IN
= V
IL
or V
IH
V
IS
= V
CC
R
L
= 300
W,
C
L
= 35 pF
(Figure 19)
3.0
4.5
3.0
0.0
0.0
­3.0
1.0
1.0
1.0
6.5
5.0
3.5
­
­
­
­
­
­
ns
*Typical Characteristics are at 25
°
C.
AC CHARACTERISTICS
(C
L
= 50 pF, Input t
r
= t
f
= 3 ns)
Guaranteed Limit
V
CC
V
EE
­55 to 25
°
C
v
85
°
C
v
125
°
C
Symbol
Parameter
V
CC
V
V
EE
V
Min
Typ
Max
Min
Max
Min
Max
Unit
t
TRANS
Transition Time
(Address Selection Time)
(Figure 18)
2.5
3.0
4.5
3.0
0
0
0
­3.0
22
20
16
16
40
28
23
23
45
30
25
25
50
35
30
28
ns
t
ON
Turn­on Time
(Figures 14, 15, 20, and 21)
Inhibit to N
O
or N
C
2.5
3.0
4.5
3.0
0
0
0
­3.0
22
20
16
16
40
28
23
23
45
30
25
25
50
35
30
28
ns
t
OFF
Turn­off Time
(Figures 14, 15, 20, and 21)
Inhibit to N
O
or N
C
2.5
3.0
4.5
3.0
0
0
0
­3.0
22
20
16
16
40
28
23
23
45
30
25
25
50
35
30
28
ns
Typical @ 25
°
C, V
CC
= 5.0 V
C
IN
Maximum Input Capacitance,Select Inputs
8
pF
C
NO
or C
NC
Analog I/O
10
C
COM
Common I/O
10
C
(ON)
Feedthrough
1.0